數位電路/減法器
外觀
< 數位電路
全減法器電路
兩個二進位制數的減法可以透過對減數取補並將其加到被減數來實現。透過這種方法,減法操作變成了加法操作,需要使用全加器來實現其機器實現。可以利用邏輯電路直接實現減法。透過這種方法,將被減數的每個位減去其對應的減數位,形成不同的位。如果被減數位小於減數位,則從下一位借位1。借位1的事實必須透過一個來自給定級並進入下一級的二進位制訊號來傳達給下一對更高位的位。對於半加器和全加器、半減法器和全減法器電路來說,情況都是一樣的。
全減法器是一個組合電路,它執行兩位之間的減法,同時考慮到可能從更低的有效位借位了 1。該電路有三個輸入和兩個輸出。三個輸入用 a、b 和 c 表示,它們代表
全減法器的兩個輸出的簡化布林函式是從卡諾圖推匯出來的,可以表示為
D=a'b'c+a'bc'+ab'c'+abc
B=a'b+a'c+bc